TMS320F2812PGFA Processeurs et contrôleurs de signaux numériques DSP DSC 32Bit Digital Sig Controller w/Flash
♠ Description du produit
Attribut de produit | Valeur d'attribut |
Fabricant: | Texas Instruments |
Catégorie de produit: | Processeurs et contrôleurs de signaux numériques - DSP, DSC |
RoHS : | Détails |
Produit: | DSC |
Série: | TMS320F2812 |
Nom commercial : | C2000 |
Style de montage : | CMS/CMS |
Paquet/Boîte : | LQFP-176 |
Cœur: | C28x |
Nombres de coeurs: | 1 noyau |
Fréquence d'horloge maximale : | 150 MHz |
Mémoire d'instructions du cache L1 : | - |
Mémoire de données du cache L1 : | - |
Taille de la mémoire programme : | 256 ko |
Taille de la RAM de données : | 36 ko |
Tension d'alimentation de fonctionnement : | 1,9 V |
Température de fonctionnement minimale : | - 40 C |
Température de fonctionnement maximale : | + 125 C |
Emballage: | Plateau |
Résolution CAN : | 12 bits |
Marque: | Texas Instruments |
Largeur du bus de données : | 32 bits |
Tension d'E/S : | 3,3 V |
Type d'instruction : | Un point fixe |
Sensible à l'humidité : | Oui |
Type de produit: | DSP - Processeurs et contrôleurs de signaux numériques |
Quantité de l'emballage d'usine : | 40 |
Sous-catégorie : | Processeurs et contrôleurs intégrés |
Unité de poids: | 0,066886 oz |
• Technologie CMOS statique hautes performances
– 150 MHz (temps de cycle de 6,67 ns)
– Basse consommation (cœur 1,8 V à 135 MHz,Noyau 1,9 V à 150 MHz, conception 3,3-VI/O)
• Prise en charge de l'analyse des limites JTAG
– Norme IEEE 1149.1-1990 Norme IEEETester le port d'accès et l'analyse des limitesArchitecture
• Processeur 32 bits hautes performances (TMS320C28x)
– 16 × 16 et 32 × 32 opérations MAC
– 16 × 16 double MAC
– Architecture des bus de Harvard
– Opérations atomiques
- Réponse et traitement rapides des interruptions
– Modèle de programmation de mémoire unifié
- Portée de l'adresse de programme/données linéaire de 4M
– Code-efficace (en C/C++ et Assembly)
– Code source du processeur TMS320F24x/LF240xcompatible
• Mémoire sur puce
– Jusqu'à 128K × 16 flash(Quatre secteurs 8K × 16 et six secteurs 16K × 16)
– ROM OTP 1K × 16
– L0 et L1 : 2 blocs de 4K × 16 chacun SingleAccess RAM (SARAM)
– H0 : 1 bloc de 8K × 16 SARAM
– M0 et M1 : 2 blocs de 1K × 16 SARAM chacun
• ROM de démarrage (4K × 16)
– Avec les modes de démarrage logiciel
– Tables mathématiques standard
• Interface externe (F2812)
– Plus de 1M × 16 mémoire totale
– États d'attente programmables
- Synchronisation stroboscopique de lecture/écriture programmable
– Trois sélections de puces individuelles
• Endianness : petit endian
• Contrôle de l'horloge et du système
– Oscillateur sur puce
– Module de minuterie de chien de garde
• Trois interruptions externes
• Bloc PIE (Peripheral Interrupt Expansion) quiprend en charge 45 interruptions périphériques
• Trois temporisateurs CPU 32 bits
• Clé/serrure de sécurité 128 bits
– Protège flash/OTP et L0/L1 SARAM
– Empêche la rétro-ingénierie du firmware
• Périphériques de commande moteur
– Deux Event Managers (EVA, EVB)
– Compatible avec les appareils 240xA
• Périphériques de port série
– Interface périphérique série (SPI)
– Deux interfaces de communication série (SCI),UART standard
- Réseau de zone de contrôleur amélioré (eCAN)
– Port série tamponné multicanal (McBSP)
• CAN 12 bits, 16 canaux
– Multiplexeur d'entrée 2 × 8 canaux
– Deux Sample-and-Hold
– Conversions simples/simultanées
– Taux de conversion rapide : 80 ns/12,5 MSPS
• Jusqu'à 56 broches d'E/S à usage général (GPIO)
• Fonctions d'émulation avancées
– Fonctions d'analyse et de point d'arrêt
– Débogage en temps réel via le matériel
• Les outils de développement incluent
– Compilateur/assembleur/éditeur de liens ANSI C/C++
– EDI Code Composer Studio™
– DSP/BIOS™
– Contrôleurs de balayage JTAG
• Norme IEEE 1149.1-1990 Norme IEEETester le port d'accès et l'analyse des limitesArchitecture
• Modes basse consommation et économies d'énergie
- Modes IDLE, STANDBY, HALT pris en charge
– Désactiver les horloges périphériques individuelles
• Options de forfait
– MicroStar BGA™ 179 billes avec mémoire externeinterface (GHH, ZHH) (F2812)
– 176 broches Low-Profile Quad Flatpack (LQFP) avecinterface de mémoire externe (PGF) (F2812)
– LQFP 128 broches sans mémoire externeinterface (PBK) (F2810, F2811)
• Options de température
– A : –40°C à 85°C (GHH, ZHH, PGF, PBK)
– S : –40°C à 125°C (GHH, ZHH, PGF, PBK)
– Q : –40°C à 125°C (PGF, PBK)(qualification AEC-Q100 pour l'automobile
applications)
• Systèmes avancés d'aide à la conduite (ADAS)
• Automatisation du bâtiment
• Point de vente électronique
• Véhicule électrique/véhicule électrique hybride (EV/HEV)groupe motopropulseur
• Automatisation d'usine
• Infrastructure de réseau
• Transport industriel
• Médecine, soins de santé et fitness
• Entraînements motorisés
• Livraison de puissance
• Infrastructure télécom
• Test et mesure