Microcontrôleurs PIC18F27Q84-I/SS 8 bits MCU CAN-FD 128 Ko Flash 13 Ko RAM
♠ Description du produit
Attribut du produit | Valeur de l'attribut |
Fabricant: | Puce |
Catégorie de produit : | Microcontrôleurs 8 bits - MCU |
RoHS : | Détails |
Série: | PIC18F27Q84 |
Style de montage : | CMS/CMS |
Emballage / Étui : | SSOP-28 |
Cœur: | PIC18 |
Taille de la mémoire du programme : | 128 Ko |
Largeur du bus de données : | 8 bits |
Résolution ADC : | 12 bits |
Fréquence d'horloge maximale : | 64 MHz |
Nombre d'E/S : | 25 E/S |
Taille de la RAM de données : | 12,5 Ko |
Tension d'alimentation - Min : | 1,8 V |
Tension d'alimentation - Max : | 5,5 V |
Température minimale de fonctionnement : | - 40 °C |
Température de fonctionnement maximale : | + 85 °C |
Conditionnement: | Tube |
Marque: | Technologie des micropuces / Atmel |
Sensible à l'humidité : | Oui |
Produit: | MCU |
Type de produit : | Microcontrôleurs 8 bits - MCU |
Quantité du pack d'usine : | 47 |
Sous-catégorie: | Microcontrôleurs - MCU |
Nom commercial : | PIC |
♠ Microcontrôleur 28/40/44/48 broches, basse consommation et hautes performances avec technologie XLP
La famille de microcontrôleurs PIC18-Q84 est disponible en 28/40/44/48 broches pour de nombreuses applications automobiles et industrielles. Les nombreux périphériques de communication de cette gamme, tels que les protocoles CAN (Controller Area Network), SPI (Serial Peripheral Interface), I2C (Inter-Integrated Circuit) et deux UART (Universal Asynchronous Receiver Transmitters), prennent en charge un large éventail de protocoles de communication filaires et sans fil (via des modules externes) pour les applications intelligentes. Associée aux capacités d'intégration des périphériques indépendants du cœur (CIP), cette capacité permet d'utiliser des fonctions pour le contrôle moteur, l'alimentation, les capteurs, les signaux et les interfaces utilisateur. De plus, cette famille comprend un convertisseur analogique-numérique (CAN) 12 bits avec des extensions de calcul et de commutation de contexte pour l'analyse automatisée des signaux et la simplification des applications.
• Architecture RISC optimisée pour le compilateur C
• Vitesse de fonctionnement :
– Entrée d'horloge DC – 64 MHz
– cycle d'instruction minimum de 62,5 ns
• Huit contrôleurs d’accès direct à la mémoire (DMA) :
– Transferts de données vers les espaces SFR/GPR à partir de la mémoire flash du programme, de l'EEPROM de données ou du SFR/GPRespaces
– Tailles source et destination programmables par l'utilisateur
– Transferts de données déclenchés par le matériel et le logiciel
• Capacité d'interruption vectorisée :
– Priorité haute/basse sélectionnable
– Latence d’interruption fixe de trois cycles d’instructions
– Adresse de base de la table vectorielle programmable
– Rétrocompatible avec les capacités d’interruption précédentes
• Pile matérielle profonde de 128 niveaux
• Réinitialisation à la mise sous tension à faible courant (POR)
• Minuterie de mise sous tension configurable (PWRT)
• Réinitialisation en cas de baisse de tension (BOR)
• Option BOR basse consommation (LPBOR)
• Minuterie de surveillance fenêtrée (WWDT) :
– Réinitialisation du chien de garde sur un intervalle trop long ou trop court entre les événements d'effacement du chien de garde
– Sélection du prédiviseur variable
– Sélection de taille de fenêtre variable