PIC18F27Q84-I/SS Microcontrôleurs 8bit MCU CAN-FD 128KB Flash 13KB RAM
♠ Description du produit
Attribut de produit | Valeur d'attribut |
Fabricant: | Puce électronique |
Catégorie de produit: | Microcontrôleurs 8 bits - MCU |
RoHS : | Détails |
Série: | PIC18F27Q84 |
Style de montage : | CMS/CMS |
Paquet/Boîte : | SSOP-28 |
Cœur: | PIC18 |
Taille de la mémoire programme : | 128 ko |
Largeur du bus de données : | 8 bits |
Résolution CAN : | 12 bits |
Fréquence d'horloge maximale : | 64 MHz |
Nombre d'E/S : | 25 E/S |
Taille de la RAM de données : | 12,5 ko |
Tension d'alimentation - Min : | 1,8 V |
Tension d'alimentation - Max : | 5,5 V |
Température de fonctionnement minimale : | - 40 C |
Température de fonctionnement maximale : | + 85 C |
Emballage: | Tube |
Marque: | Technologie des micropuces / Atmel |
Sensible à l'humidité : | Oui |
Produit: | MCU |
Type de produit: | Microcontrôleurs 8 bits - MCU |
Quantité de l'emballage d'usine : | 47 |
Sous-catégorie : | Microcontrôleurs - MCU |
Nom commercial : | PIC |
♠ Microcontrôleur 28/40/44/48 broches, basse consommation et hautes performances avec technologie XLP
La famille de microcontrôleurs PIC18-Q84 est disponible en dispositifs 28/40/44/48 broches pour de nombreuses applications automobiles et industrielles.Les nombreux périphériques de communication trouvés sur la famille de produits, tels que le réseau de zone de contrôleur (CAN), l'interface périphérique série (SPI), le circuit inter-intégré (I2C), deux émetteurs récepteurs asynchrones universels (UART), peuvent gérer une large gamme de câbles et des protocoles de communication sans fil (utilisant des modules externes) pour des applications intelligentes.Combinée aux capacités d'intégration des périphériques indépendants du cœur (CIP), cette capacité permet des fonctions pour les applications de commande de moteur, d'alimentation, de capteur, de signal et d'interface utilisateur.De plus, cette famille comprend un convertisseur analogique-numérique (ADC) 12 bits avec des extensions de calcul et de commutation de contexte pour l'analyse automatisée des signaux afin de réduire la complexité de l'application.
• Architecture RISC optimisée pour le compilateur C
• La vitesse de fonctionnement:
– Entrée d'horloge CC – 64 MHz
– Cycle d'instruction minimum de 62,5 ns
• Huit contrôleurs d'accès direct à la mémoire (DMA) :
- Transferts de données vers les espaces SFR/GPR à partir de la mémoire flash du programme, de l'EEPROM de données ou du SFR/GPRles espaces
– Tailles de source et de destination programmables par l'utilisateur
– Transferts de données déclenchés par matériel et logiciel
• Capacité d'interruption vectorielle :
– Priorité haute/basse sélectionnable
- Latence d'interruption fixe de trois cycles d'instructions
– Adresse de base de la table vectorielle programmable
- Rétrocompatible avec les capacités d'interruption précédentes
• Pile matérielle profonde de 128 niveaux
• Réinitialisation à la mise sous tension à faible courant (POR)
• Minuterie de mise sous tension configurable (PWRT)
• Réinitialisation de la baisse de tension (BOR)
• Option BOR basse consommation (LPBOR)
• Minuteur de chien de garde fenêtré (WWDT) :
– Réinitialisation du chien de garde sur un intervalle trop long ou trop court entre les événements d'effacement du chien de garde
– Sélection de prédiviseur variable
– Sélection de taille de fenêtre variable